Logo
Unionpedia
Kommunikation
Jetzt bei Google Play
Neu! Laden Sie Unionpedia auf Ihrem Android™-Gerät herunter!
Herunterladen
Schneller Zugriff als Browser!
 

Branch Delay Slot

Index Branch Delay Slot

In der Rechnerarchitektur ist eine Branch Delay Instruction ein Maschinenbefehl, der direkt einem bedingten Verzweigungsbefehl folgt und unabhängig davon, ob die Verzweigung genommen wurde oder nicht, immer ausgeführt wird.

10 Beziehungen: Digitaler Signalprozessor, Maschinensprache, MIPS-Architektur, PA-RISC, Pipeline (Prozessor), Pipeline-Hazard, Rechnerarchitektur, Reduced Instruction Set Computer, SPARC-Architektur, SuperH.

Digitaler Signalprozessor

XSP56001 ist ein DSP aus der 56K-Familie. Der NeXTcube-Computer von 1990 mit Motorola 68040 (25 MHz) wies auch einen digitalen Signalprozessor Motorola 56001 mit 25 MHz auf (mittig, goldfarbenes IC), der über eine Schnittstelle von außen zugänglich war. Ein digitaler Signalprozessor (englisch digital signal processor, DSP) ist ein elektronischer Baustein und dient der kontinuierlichen Bearbeitung digitaler Signale, z. B.

Neu!!: Branch Delay Slot und Digitaler Signalprozessor · Mehr sehen »

Maschinensprache

Eine Maschinensprache, wie sie bei Maschinencode bzw.

Neu!!: Branch Delay Slot und Maschinensprache · Mehr sehen »

MIPS-Architektur

MIPS R4400-Prozessor von Toshiba Prozessorkern (Die)-Foto eines MIPS R3000A auf einem Wafer Prozessorkern (Die)-Foto eines MIPS R4000 auf einem Wafer Die MIPS-Architektur (etwa „Mikroprozessor ohne verschränkte Pipeline-Stufen“) ist eine Befehlssatzarchitektur im RISC-Stil, die ab 1981 von John L. Hennessy und seinen Mitarbeitern an der Stanford-Universität entwickelt wurde.

Neu!!: Branch Delay Slot und MIPS-Architektur · Mehr sehen »

PA-RISC

Prozessorkern (Die)-Foto eines HP PA-7000 (PCX-S) Prozessorkern (Die)-Foto eines HP PA-7100LC (PCX-L) Parallel/Precision Architecture Reduced Instruction Set Computer (PA-RISC) ist eine Mikroprozessor-Architektur von Hewlett-Packard für den Einsatz im Server- und Workstationbereich.

Neu!!: Branch Delay Slot und PA-RISC · Mehr sehen »

Pipeline (Prozessor)

Die Pipeline (auch Befehls-Pipeline oder Prozessor-Pipeline) bezeichnet bei Mikroprozessoren eine Art „Fließband“, mit dem die Abarbeitung der Maschinenbefehle in Teilaufgaben zerlegt wird, die für mehrere Befehle parallel durchgeführt werden.

Neu!!: Branch Delay Slot und Pipeline (Prozessor) · Mehr sehen »

Pipeline-Hazard

Pipeline-Hazards sind Konflikte in der Pipeline von Prozessoren, die während der Programmlaufzeit auftreten können.

Neu!!: Branch Delay Slot und Pipeline-Hazard · Mehr sehen »

Rechnerarchitektur

Rechnerarchitektur ist ein Teilgebiet der Technischen Informatik, das sich mit dem Design von Rechnern (Computern) und speziell mit deren Organisation sowie deren externem und internem Aufbau (was ebenfalls mit 'Rechnerarchitektur' bezeichnet wird) beschäftigt.

Neu!!: Branch Delay Slot und Rechnerarchitektur · Mehr sehen »

Reduced Instruction Set Computer

Reduced Instruction Set Computer (RISC, für Rechner mit reduziertem Befehlssatz) ist eine Designphilosophie für Computerprozessoren.

Neu!!: Branch Delay Slot und Reduced Instruction Set Computer · Mehr sehen »

SPARC-Architektur

Logo der ''Sparc''-Architektur SUN SPARCstation 4 mit Mozilla unter CDE Sun microSPARC II Sun UltraSPARC Sun UltraSPARC II Die SPARC-Architektur (Scalable Processor ARChitecture) ist eine Mikroprozessorarchitektur, die hauptsächlich in Produkten von Oracle Verwendung findet.

Neu!!: Branch Delay Slot und SPARC-Architektur · Mehr sehen »

SuperH

SuperH (SH) ist eine RISC-artige Prozessorarchitektur.

Neu!!: Branch Delay Slot und SuperH · Mehr sehen »

Leitet hier um:

Branch Delay Instruction.

AusgehendeEingehende
Hallo! Wir sind auf Facebook! »